Workshop-Bände
Die MPC-Gruppe organisiert zweimal im Jahr einen eigenen Workshop an dem die Möglichkeit besteht über aktuelle Forschungs- und Entwicklungstätigkeiten vorzutragen (z.B. aktuelle Chipentwicklungen).
Der Solid-State Circuits Society Chapter der IEEE-Germany-Section ist der kooperierende Organisator dieses Workshops. Im Folgenden stehen die Workshopbände der zurückliegenden Workshops als Download zur Verfügung.
Ausgaben
Downloads: MPC_Workshopband_67_68.pdf (37 MByte)
- Coupling between traces and power planes in PCBs. How is it influenced and what are its consequences? 
 MPC_68_1_Gottwald_Engelbrecht_Riess
- Evaluation of a new AI driven SoC Design Flow Approach 
 MPC_68_2_Kersten_Haase_Riess
- Eine Debug- und Testumgebung für AXI-Stream basierte Ethernet-Frame-Verarbeitung in FPGAs 
 MPC_68_3_Haberkern_Würr_Eiermann
- Entwicklung und Implementierung eines multifunktionalen PWM Modulators 
 MPC_68_4_Greschuck_Elskamp_Riess
Downloads: MPC_Workshopband_67_68.pdf (37 MByte)
- Analoges-MPP-Tracking mit Spitzenwertdetektion 
 MPC_67_1_Mader_Eckerter_Merz
- Materialcharakterisierung basierend auf einem 120 GHz FMCW-Radar 
 MPC_67_2_Patzer_Treier_Harter_Ayhan_Ng
- Realisierung von elektronischen und sensorischen Komponenten mittels FDM-3D-Druck-Verfahren 
 MPC_67_3_Söll_Hog_Mackensen
- Low Cost Serial DAC Simulation, Realization, Error Correction and Characterization 
 MPC_67_4_Vollrath
- Improving Hardware Security through Encryption of JTAG TAP Ports: An Analytical Comparison of Algorithms, with a Focus on RSA 
 MPC_67_5_Dekhane_Siggelkow
Download: MPC_Workshopband_66.pdf (56 MByte)
- 35 Jahre MPC-Gruppe – Eine Zeitreise 
 MPC_66_1_Forster
- Analog Computing for the 21st Century 
 MPC_66_2_Ulmann
- Evaluating encryption methods for the JTAG-debug port 
 MPC_66__3_Dekhane_Siggelkow
- On the Influence of Line Routing and EMC Noise Sources on high-speed Data Transmission and Signal Integrity 
 MPC_66_4_Stark_Engelbrecht_Riess
- A Digitally Configurable ASIC for Sensorless Control of a Switched Reluctance Motor 
 MPC_66_5_Djanklich_Korb_Lotfey_Wiendl_Hennig
- Intelligente Lasten 
 MPC_66_6_Stolte
- Development, Simulation, and Validation Environment for Autonomous Driving Algorithms Based on a ROS Architecture 
 MPC_66_7_Blessing_Marchthaler
Download: MPC_Workshopband_64_65.pdf (40 MByte)
- Inertial Navigation – Importance of Initial Heading: A Constrained Dual GNSS Receiver Approach
 MPC_65_1_Blocher_Hiller_Mayer_Gerlach_Bringmann
- Vergleich von UVM-SystemC mit etablierten UVM-Implementierungen
 MPC_65_2_Kupke_Gerth_Riess
Download:  MPC_Workshopband_64_65.pdf (40 MByte)
  
- Measuring similarity for technical product descriptions with a character-level siamese neural network
 MPC_64_1_Falcone_Muenster_Guehring
- Entwurf neuronaler Netze in Matlab und Designflow zur Implementierung auf Intel SoC-FPGAs mit Zugriff auf die Gewichte in dem externen Linux-SDRAM
 MPC_64_2_Cakir_Buerkle
- Design of an ASIC for Sensorless Control of a Switched Reluctance Motor
 MPC_64_3_Moldenhauer_Riedel_Sim_Hennig
- Hardware-Plattform für die FPGA-Emulation von Analog-/Mixed-Signal-Systemen
 MPC_64_4_Czerwenka_Wolfer_Hennig
- Asynchroner zeitkontinuierlicher Delta-Sigma-Modulator-ASIC für GaN-basierte HiFi-Klasse-D-Audio-Verstärker
 MPC_64_5_Brunner_Czerwenka_Wolfer_Hennig
- The Effect of Image Coding on CMS Image Quality Parameters Using Embedded Video Coding of an MPSoC FPGA
 MPC_64_6_Mehrke_Terzis_Bringmann
Download:  MPC_Workshopband_63.pdf (20 MByte)
  
- Implementation of a GPS and GSM Module into a Zynq Z7 SoC Based Emulator Tracking System
 Gregor Benz, Andreas Siggelkow, Hochschule Ravensburg-Weingarten
- Ein Geschwindigkeitsmesssystem nach dem Ortsfrequenzfilterverfahren im Bereich der funktionalen Sicherheit
 Frank Wasinski, Werner Bonath, Ubbo Ricklefs, Josef Börcsök, Waldemar Müller, Eike Hahn, Michael Schwarz, Technische Hochschule Mittelhessen
- Hybrid Image Processing MPSoC Architecture for Cloud-based Camera Monitor Systems
 Jannik Maier, Johannes Schäfer, Anestis Terzis, Oliver Bringmann, Technische Hochschule Ulm
- Entwicklung  eines  energieautarken  Türschildes  mit  E-Paper-Display  und  NFC-Konfigurationsschnittstelle
 Andreas Angermayr, Elke Mackensen, Hochschule Offenburg
- Problemfälle der Stabilität
 A. Zwick, B. Vettermann, Hochschule Mannheim
- Universal Memory Automaton and Automated Verilog HDL Code Generation for a Cache Coherency Snooping Protocol
 Matthias W. Fertig, Hochschule Konstanz
- Aufbau von Simulations- und Prognosemodellen energietechnischer Anlagen unter Einsatz von Deep Learning Verfahren
 Carsten Stephan, Johannes Mast, Stefan Rädle, Joachim Gerlach, Hochschule Albstadt-Sigmaringen
Download: MPC_Workshopband_61_62.pdf (27,6 MB)
  
- Chip Integration in Printed Circuit Boards, System in Package, System in Board
 Thomas Gottwald, Christian Roessle, Alexander Neumann, Schweizer Electronic AG
- Wie erstellt man einen C-Compiler für einen Prozessor mit eigenem Befehlssatz?
 Dirk Jansen, Hochschule Offenburg
- Circular Estimation for Rectangular Shape Tracking
 Bleard Loshaj, Ekkehard Batzies, Michael Gabb, Hochschule Furtwangen und Karlsruher Institut für Technologie (KIT)
- Development of a novel blood pressure measurement method for the integration into a wheelchair
 Normen Nauber, Achim Bumüller, Katrin Skerl, Hochschule Furtwangen
- Entwicklung einer Dreikanal EKG-Schaltung zur Integration in einen Rollstuhl
 Rudolf Hoffmann, Achim Bumüller, Katrin Skerl, Hochschule Furtwangen
Download: MPC_Workshopband_61_62.pdf (27,6 MB)
- Aktiver Mikroelektroden CMOS ASIC zur elektrischen Charakterisierung von biologischen Materialie
 Harald Richter, Christine Harendt, Bernd Leibold, Elisabeth Penteker, Michael Schau,Institut für Mikroelektronik Stuttgart
- Verstärker für Multielektrodenarray
 Marcio Camoleze de Andrade, Bernd Vettermann, Jürgen Giehl, Tobias Hemmerich, Hochschule Mannheim
- Entwurf und Realisierung eines echtzeitfähigen KNX-Gateway-Moduls
 Ingo Stutz, Gregor Burmberger, Hochschule Konstanz.
- Experimental Validation of the LOCOD Approach for the Design of Quasi-synchronous Finite State Machines
 Athanasios Gatzastras, Dominik Wrana, Tobias Wolfer, Eckhard Hennig, Hochschule Reutlingen
Download: MPC_Workshopband_60Jres.pdf (2,8 MB)
- EUROPRACTICE, the IC Design Infrastructure for European Academia
 Romano Hoofman, John McLean, Thomas Drischel, IMEC
- RF CMOS Technologies and Designs for Mobile Applications
 Peter Baumgartner, Intel Deutschland GmbH
- Radarsignalverarbeitung mit einem Zynq-basierten Embedded System
 Torsten Bandel, Frank Kesel, Wolf-Henning Rech, Hochschule Pforzheim
- Anwendung eines heuristischen Approximationsverfahrens zur Multi-Kriterien Optimierung von Energieclustern
 Stefan Rädle, Johannes Mast, Joachim Gerlach, Hochschule Albstadt-Sigmaringen
- Aufbau und Evaluation eines FPGA-basierten Miniatur-DSP-Systems für professionelle Audioanwendungen
 Christian Epe, Bernhard M. Rieß, Hochschule Düsseldorf
- Implementierung des Secure Hash Algorithmus SHA-256
 Malek Safieh, Johann-Philipp Thiers, Jürgen Freudenberger, Hochschule Konstanz
- CAN FD Signalmanipulationsschaltung auf FPGA-Basis
 Marcel Maier, Stefan Buntz, Lothar Schmidt, Anestis Terzis, Hochschule Ulm
Download: MPC_Workshopband_58_59.pdf (10,6 MB)
- Implementierung eines CDMA-Transceivers für ein Virtex 5 FPGA
 Lukas Nothhelfer, Lothar Schmidt, Anestis Terzis, Hochschule Ulm
- Neuronale Netze für die Anomalieerkennung in der Automatisierungstechnik auf feldprogrammierbaren Logikbausteinen (FPGAs)
 Patrick Krawczyk, Heinz-Peter Bürkle, Hochschule Aalen
- Multikriterien-Optimierung energietechnischer Komponenten unter Anwendung von Methoden der Künstlichen Intelligenz
 Johannes Mast, Stefan Rädle, Joachim Gerlach, Hochschule Albstadt-Sigmaringen
- Analog Properties of Printed Electrolyte-Gated FETs based on Metal Oxide Semiconductors
 Xiaowei Feng, Gabriel Cadilha Marques, Farhan Rasheed, Mehdi B. Tahoori and Jasmin Aghassi-Hagmann, Hochschule Offenburg und Karlsruher Institut für Technologie (KIT)
- Stand der Technik von Powermanagement-ASICs für gedruckte Energy Harvester
 Vy Le, Elke Mackensen, Hochschule Offenburg
Download: MPC_Workshopband_58_59.pdf (10,6 MB)
- Wege aus der Energiekrise der Digitalisierung
 Bernd Höfflinger
- Implementation and Testing of a FPGA Based Sigma Delta Analog to Digital Converter
 Martin Knauer, Jörg Vollrath, Hochschule Kempten
- FPGA Implementierung eines skalierbaren, seriellen Radizier Algorithmus
 David Schall, Norbert Reifschneider, Hochschule Heilbronn
- Implementierung von Softcore-Prozessoren und/oder weiteren IPs (Intellectual Property) in FPGAs
 Artur Werner, Patrick Moser, Elke Mackensen, Hochschule Offenburg
- Implementierung einer speichereffizienten Huffman-Decodierung
 Malek Safieh, Daniel Rohweder, Jürgen Freudenberger, Hochschule Konstanz
- Entwurf kontextbasierter PCells für Hochfrequenzanwendungen in modernen CMOS-Technologie
 Matthias Thoma, Daniel Marolt, Jürgen Scheible, Gregor Tretter, Göran Jerke, Hochschule Reutlingen
Download: MPC_Workshopband_56_57_Version2.pdf (8,3 MB)
- Graphbasierte Verifi kation mikroelektronischer Schaltungen
 Lutz Bense, Marco Trunzer und Joachim Gerlach, Hochschule Albstadt-Sigmaringen
- Entwurf und FPGA Implementierung eines DSSS-Übertragungssystems für den Einsatz in der Lehre
 Dominik Schwarz, Christian Geist, Anestis Terzis, Hochschule Ulm
- Entwicklung eines Prozesses für komplett Inkjet-gedruckte organische Schaltungen
 Alexander Scholz, Thomas Rohland, Bernd Vettermann, Jürgen Giehl, Hochschule Mannheim
Download: MPC_Workshopband_56_57_Version2.pdf (8,3 MB)
- Entwicklung eines intelligenten autonomen Fahrzeugs
 Dustin Braun, Robin Braun, Christian Epe, Bernhard M. Rieß, Hochschule Düsseldorf
- Delay-Line Analog-Digital-Wandler mit geringer Latenzzeit für digital geregelte Schaltwandler
 Samuel Quenzer-Hohmuth, Cedric Jiago, Steffen Ritzmann, Thoralf Rosahl, Bernhard Wicht, Hochschule Reutlingen
- Entwicklung eines Feldbusmoduls „CAN“ für eine neue
- Industriesteuerungsgeneration „IndraControl XM“
 Mirko Auth, Hochschule Offenburg
- Modulares Test- und Emulationssystem für digitale ASIC-Bausteine
 Jan-Morten Reiners, Andreas Stiller, Peter Schulz, Fachhochschule Dortmund
Download: MPC_Workshopband_55.pdf (9,7 MB)
- Design und Verifikation eines On-Chip Tiefpass-Filters mit Operationsverstärkern in einer 0.35μm CMOS-Technologie
 Ninja Koetsier, Frauke Bohinsky, Albrecht Zwick, Marcio Camoleze de Andrade, Bernd Vettermann, Jürgen Giehl, Hochschule Mannheim
- Effiziente Embedded-Multicore-Programmierung
 Oliver Oey, Michael Rückauer, Timo Stripf, emmtrix Technologies GmbH
- Fusion von Fußgängererkennungen auf FPGAs
 Sascha Hock, Michael Hahnle, Konrad Doll, Hochschule Aschaffenburg
- Entwicklung eines GPS-gestützten Fahrdynamikmesssystems mit einem Dual-Core Bare-Metal Asymmetrischen Multiprozessorsystem und programmierbarer Logik auf einem Xilinx Zynq 7000
 Alexander Riske, Manuel Schappacher, Axel Sikora, Hochschule Offenburg
- Compact Modeling of Inkjet Printed, High Mobility, Electrolyte-Gated Transistors
 Gabriel C. Marques, Suresh K. Garlapati, Simone Dehm, Subho Dasgupta, Jasmin Aghassi and Mehdi B. Tahoori, Karlsruher Institut für Technologie (KIT)
- A fully integrated ASIC for energy harvesting from glucose biofuel cell
 Narayanan Seetharaman, Harald Richter and Joachim N. Burghartz, Institut für Nano- und Mikroelektronische
- Systeme (INES) Implementierung eines synchronen digitalen Taktteilers
 Roman Martynenko, Christopher Bonenberger, Andreas Siggelkow, Hochschule Ravensburg-Weingarten
Download: MPC_Workshopband_54.pdf (13,4 MB)
- EUV Lithografie – optische Spitzentechnologie als Grundstein moderner Chipfertigung
 T. Heil, Carl Zeiss SMT GmbH, Oberkochen
- CMOS Image Sensors
 H. Neubauer, Fraunhofer Institut IIS, Erlangen
- Entwurf und Inbetriebnahme einer PLL in 0,35 µm CMOS-Technologie
 C. Eschenbach, B. Vettermann, J. Giehl, Hochschule Mannheim
- Ein Aufwärts-Wandler-IP im 180 nm CMOS-Prozess zur Versorgung von ASICs mittels Energy Harvesting
 M. Hiller, M. Locherer, G. Forster, Hochschule Ulm
- Flächenoptimierte Bandgap-Referenz für Low-Power-Anwendungen mit 2,5 – 5,5 V Versorgung
 I. Yasar, R. Staudt, C. L. J. Teffo, B. Schoch, T. Stoof, J. Wittmann, B. Wicht, Hochschule Reutlingen
- Design and Verification of a Mixed-Signal SoC for Biomedical Applications
 M. Bhattacharyya, B. Dusch, D. Jansen, E. Mackensen, Hochschule Offenburg
- CAPABLE: A Layout Automation Framework for Analog IC Design
 D. Marolt, J. Scheible, Hochschule Reutlingen; G. Jerke, V. Marolt, Robert Bosch GmbH, Reutlingen
- Synthese eines CRC-Number-Crunchers auf einem FPGA
 S. Gebhart, I. Schoppa, Hochschule Konstanz
- Analyse von Hardware/Software-Varianten einer Bildverarbeitungsapplikation auf Basis eines FPGA-SoCs
 D. S. Rieber, J. Gerlach, Hochschule Albstadt-Sigmaringen
- High-Level-Synthese eines OFDM-Funkkommunikationssystems für eine auf den Einsatz in der Lehre ausgelegte Software Defined Radio-Plattform
 S. Moll, M. Welk, M. Düll, R. Münzner, Hochschule Ulm
- Untersuchung maschineller Lernverfahren und Realisierung eines selbstlernenden Algorithmus zur zuverlässigeren Gestenerkennung
 D. Heese, K.-H. Blankenbach, F. Kesel, Hochschule Pforzheim
- A Web-Based Monitoring Tool for Metering Bus (EN13757-3)
 T. Matt, M. Schappacher, A. Sikora, Hochschule Offenburg
Download: MPC_Workshopband_53.pdf (6,2 MB)
- ASICs für medizinische Geräte und Implantate
 M. Nawito, H. Richter, C. Scherjon, J. N. Burghartz, IMS Chips Stuttgart
- Low-Power-SC-Wandler mit hoher variabler Eingangsspannung
 D. Lutz, P. Renz, B. Wicht, Robert Bosch Zentrum für Leistungselektronik, Reutlingen
- Entwicklung und Layoutentwurf eines Analog-Digital-Wandlers mit 12 Bit Auflösung in einer 180 nm-CMOS-Technologie
 B. Dusch, M. Bhattacharya, D. Jansen, HS Offenburg
- Konzeptstudie eines durchgängig auf parametrisierten Modulgeneratoren basierenden Entwurfsflusses für Analogdesign
 M. Greif, D. Marolt, J. Scheible, Robert Bosch Zentrum für Leistungselektronik, Reutlingen
- Hardware to Software Migration and Optimization of a Serial Peripheral Interface
 M. Freier, A. Wenzler, T. Mayer, Robert Bosch GmbH, K. Schulz, J. Gerlach, HS Albstadt, W. Rosenstiel, Uni Tübingen
- A Flexible Approach on FPGA-based Digital Sensor Interfacing for Cyber Physical Systems
 I. Verdu, K. F. Ackermann, HS Mannheim
Download: MPC_Workshopband_52.pdf (4,8 MB)
- Low Power Communication Electronics
 K. v. Arnim, Intel Mobile Communications GmbH, München
- Electronic Displays: Technologies – Systems – Optimizations
 K.-H. Blankenbach, HS Pforzheim
- A Millimeter-Wave Power Amplifier Concept in SiGe BiCMOS Technology for Investigating HBT Physical Limitations
 J. Wursthorn, H. Knapp, B. Wicht, HS Reutlingen
- Substratkoppeln in schnell schaltenden integrierten Leistungsendstufen
 C. Rindfleisch, J. Wittmann, B. Wicht, Robert Bosch Zentrum für Leistungselektronik, Reutlingen
- Optimierte, wiederverwendbare OTA-Schaltungen für moderne Power BiCMOS-Technologien
 A. Gerlach, M. Junge, J. Scheible, T. Rosahl, Robert Bosch Zentrum für Leistungselektronik, Reutlingen
- Eine effiziente Dekodierarchitektur für verallgemeinert verkettete Codes
 J. Spinner, J. Freudenberger, HS Konstanz
- Entwicklung einer innovativen Softwarearchitektur für Cloud-basierte Cyber-physische Systeme
 M. Engelsberger, T. Greiner, HS Pforzheim
Download: MPC_Workshopband_5l.pdf (5,0 MB)
- Design and Simulation of a Low-Power Analog-to-Digital Converter for Ultra-Thin Chips
 A. Frank, IMS Chips Stuttgart
- Eine Ansteuer- und Auswerteeinheit für Wegsensoren nach dem LVDT-Prinzip
 M. Schnell, P. Jonski, G. Forster, HS Ulm
- Evaluation eines Zynq-7000 SoCs mittels Bildkompression und High-Level Synthese
 F. de Asís Molina Martel, T. Perschke, F. Kesel, M. Gaiser, HS Pforzheim
- Algorithmus und FPGA-Architektur einer modifizierten generalisierten Hough-Transformation für Stereo-Korrespondenz
 F. Schumacher, T. Greiner, HS Pforzheim
- Entwicklung eines FPGA-basierten KNX-Controllers
 T. Bonert, G. Burmberger, HS Konstanz
- Synthese eines Delta-Sigma-AD-Umsetzers auf einem Low-Power-FPGA
 M. Miller, A. Wilhelm, I. Schoppa, HS Konstanz
- Thermische Optimierung des Prozess-Scheduling für Multicore-Prozessoren
 D. Jäckle, A. Sikora, HS Offenburg
- Choosing the Right Processor Core - An Evaluation Technique
 A. Zeps, P. Schulz, FH Dortmund
Download: MPC_Workshopband_50.pdf (15,7 MB)
- Five Decades of SPICE – A Brief History
 A. Vladimirescu, University of California at Berkeley, USA
- Electromagnetic Compatibility Of Integrated Circuits Measurement, Modeling And Design Techniques
 E. Sicard, Institute Nationale des Sciences Appliquées de Toulouse, FR
- Europractice: Supporting the European Academia in Microelectronics Design
 C. Das, Interuniversity Microelectronics Center (IMEC), Leuven, BE
- Entwicklung eines SPICE-Modells für gedruckte organische Transistoren
 S. Hengen, K. Heit, L. Lewandowski, B. Vettermann, J. Giehl, HS Mannheim
- Time-of-Flight-Messung mittels Compressive Sensing
 Z. Slavik, M. Ihle, HS Karlsruhe
- Analyse des SEPIC-Spannungswandlers für Automotive-Anwendungen
 P. Gottschling, T. Rosahl, B. Wicht, HS Reutlingen
- Analog-zu-Digital-Konverter auf Basis eines Pulse-Shrinking TDCs
 F. Sänger, U. Brunsmann, HS Aschaffenburg
- System-Level Exploration of Design Decisions Based on Indicators
 M. Freier, A. Wenzler, T. Mayer, J. Gerlach, W. Rosenstiel, HS Albstadt-Sigmaringen
- Implementierung eines generischen LDPC-Decoders für unstrukturierte Codes mittels SystemC
 A. Torno, F. Kesel, T. Greiner, HS Pforzheim
- Specification and Implementation of an AXI4-Burst-Master
 C. Ngamy, S. Jaeckel, A. Sikora, HS Offenburg
Download: MPC_Workshopband_49.pdf (8,2 MB)
- Entwicklung von Schaltungen auf Basis organischer Elektronik
 S. Hengen, B. Scherwath, C. Haas, B. Vettermann, J. Giehl, HS Mannheim
- Design and Implementation of a Mixed-Signal ASIC in Ultra-Thin CMOS Technology for 2-D Stress Measurement
 Y. U. Mahsereci, C. Scherjon, IMS Chips Stuttgart
- DC Forward Model of High-Power LED’s
 V. Lange, B. Sherston, R. Hönl, HS Furtwangen
- A Current-Mode Buck-Boost DC-DC Converter with Fast Transient Response
 A. Ehrhart, B. Wicht, K.-H. Chen, HS Reutlingen
- Entwurf eines rauscharmen Vorverstärkers für 60 GHz in SiGe:C 0,25 µm
 P. Kuhn, S. Lensing, G. Forster, R. Münzner, HS Ulm
- Direktumsetzender großsignalfester IQ-Demodulator für SDR-Anwendungen im UKW-Band mit High-Speed MOSFET Demultiplexer IC
 P. K. Nwabo, J. Mayer, HS Mannheim
- Optimierung eines 32-Bit-Softcores mit Harvard-Architektur und Dual Cache sowie Memory Management Unit für Embedded Computing
 M. Schmidt, S. Stickel, F. Zowislok, D. Jansen, HS Offenburg
- Ein präziser Signalgenerator mit 16-Bit-DAC auf einem Low-Power-FPGA
 P. Harrer, S. Kammerer, T. Wucher, I. Schoppa, HS Konstanz
- VHDL Based Circuit Description to Transmit, Receive and Analyse USB Data Packets
 M. G. S. Suárez, HS Ravensburg-Weingarten
- Erkennung von Fußgängern in Echtzeit auf FPGAs
 M. Hahnle, F. Saxen, K. Doll, HS Aschaffenburg
- Headless Android Systems for Industrial Automation and Control
 A. Hassan, A. Sikora, D.-S. Kunz, D. Eberlein, HS Offenburg
Download: MPC_Workshopband_48.pdf (8,3 MB)
- Processor Solutions for Smart Mobility
 J. Becker, O. Sander, C. Roth, Karlsruhe Institute of Technology (KIT)
- Entwicklung einer CMOS Pixelzelle zur Charakterisierung von Peptid-basierten Fotodioden
 D. Seiz, H. Richter, IMS Chips Stuttgart
- Gate Driver Design for Fast Switching DC-DC Converters
 J. Wittmann, T. Funk, B. Wicht, HS Reutlingen
- Realization of an RFID Front End IC for ISO 15693 Standard in UMC CMOS 0.18 µm Technology
 M. Bhattacharyya, T. Volk, A. Kreker, B. Dusch, D. Jansen, HS Offenburg
- Hardware-Entwurf einer flexiblen Fehlerkorrektureinheit für Flashspeicher
 J. Spinner, J. Freudenberger, HTWG Konstanz
- Measurement Unit for Energy Efficient M2M Mobile Communication
 M. Klemm, A. Sikora, HS Offenburg
- Soft-Core-Prozessor mit Multithreading für DSP-Anwendungen
 C. Kielmann, I. Schoppa, HTWG Konstanz
- TCL-Skript basiertes Backend Design mit Cadence Encounter
 S. Thiel, H.-P. Bürkle, HS Aalen
- Parametrisierte Layout-Module im analogen IC-Entwurf
 S. Gohm, D. Marolt, J. Scheible, HS Reutlingen
Download: MPC_Workshopband_47.pdf (8,3 MB)
- Ein Energy Harvesting IP für den Einsatz in einem 0,18 μm CMOS ASIC
 J. Rechtsteiner, G. Forster, HS Ulm
- Integration des Altera Avalon Bus-Systems in einen 32 Bit Softcore mit Harvard-Architektur und Dual Cache
 M. Schmidt, S. Stickel, F. Zowislok, D. Jansen, HS Offenburg
- Digitally Assisted Analog: Adaptive IQ Correction Algorithms for Homodyne Receivers
 S. Singh, H.-P. Bürkle, HS Aalen, M. Epp, G. Vallant, Cassidian Electronics Ulm
- Echtzeit-BLOB-Analyse mit Lauflängenkodierung und -dekodierung auf einem FPGA
 F. Fellhauer, M. Schmitt, K. Doll, HS Aschaffenburg
- Generierung von Codekomponenten für BCH-Encodierer
 J. Spinner, J. Freudenberger, HTWG Konstanz
- Development of a Hardware-Software Co-Design for a real-time localization protocol for pedestrian safety
 A. Sikora, HS Offenburg, D. Lill, M. Schappacher, STZ Heitersheim
- JTAG für SoC
 B. Adler, A. Siggelkow, HS Ravensburg-Weingarten
- Kryptografische USB-Schnittstelle
 C. Marbach, T. Pfander, N. Reifschneider, HS Heilbronn
- Hunting PCI Jitter – A Real World Example
 H. Ruckerbauer, EKH-EyeKnowHow Moos
Download: MPC_Workshopband_46.pdf (12,5 MB)
- A Ring-Oscillator-Based Temperature Sensor with Scalable Resolution
 A. Brönner, D. Fuchs, U. Brunsmann, HS Aschaffenburg
- Ein CMOS-Leistungsverstärker für niedrige Versorgungsspannungen
 L. Schumm, G. Forster, HS Ulm
- Universeller Sensorsignalkonverter für TDC-basierte digitale Sensorik
 D. Fuchs, A. Brönner, U. Brunsmann, HS Aschaffenburg
- Entwicklung eines 16/32-bit Prozessorkerns für einen PDA mit JTAG-Schnittstelle und Implementierung in einer 0,18 μm-CMOS Technologie
 B. Dusch, S. Stickel, A. Kreker, D. Jansen, HS Offenburg
- Design and Test of a Gigabit Ethernet MAC for High-Speed HIL-Support
 A. Rohleder, S. Jaeckel, A. Sikora, Duale Hochschule Lörrach
- Entwurf eines dynamisch rekonfigurierbaren Rechensystems auf Basis eines Virtex-5 FPGAs
 A. Netzeband, F. Kesel, T. Greiner, HS Pforzheim
- HART-Transmodulator mit DDS auf einem FPGA
 A. Schaaf, I. Schoppa, HTWG Konstanz
- FPGA Based Image Processing Platform: Concept, Design and Implementation of Algorithms as Pipelined Dedicated Hardware Blocks
 S. Singh, H.-P. Bürkle, HS Aalen
- Applikationsspezifischer Softcore-Prozessor für sicherheitskritische Embedded-Systeme
 K. S. Brach, H. Hennig, C. Kielmann, K. Wistuba, I. Schoppa, HTWG Konstanz
- Realization of a Volterra-Based Postdistortion Algorithm for Radar Receivers
 G. J. Vallant, W. Schlecker, Cassidian Electronics Ulm, F. K. Jondral, Karlsruhe Institute of Technology (KIT)
- Dreidimensionale Schaltungsträger auf Basis der LPKF-LDS-Technologie
 W. John, LPKF Laser und Electronics AG, Garbsen
Download: MPC_Workshopband_45.pdf (13,2 MB)
- High-Voltage Structured ASICs for Industrial Applications - A Single Chip Solution
 Y. Zhang, C. Scherjon, IMS Chips Stuttgart
- 32 Bit Softcore Sirius Hulk mit Harvard Architektur und Double Cache
 S. Stickel, D. Jansen, F. Zowislok, M. Durrenberger, HS Offenburg
- Realzeit-Bildverarbeitung auf einem FPGA
 W. Rülling, HS Furtwangen
- Modulare Hardware-Software Bildverarbeitungsplattform am Beispiel einer Vordergrund-Hintergrundtrennung
 J. Kempf, K. Doll, HS Aschaffenburg
- Highly Flexible FPGA-Architecture of a Support Vector Machine
 M. Berberich, K. Doll, HS Aschaffenburg
- Einsatz von RAM-Blöcken als mikroprogrammierte Steuerwerke in FPGAs
 C. Kielmann, D. Stengele, I. Schoppa, HTWG Konstanz
- Ressourcen-Optimierung durch Einsatz primitiver FPGA-Komponenten
 A. Schaaf, B. Teppert, T. Tornar, I. Schoppa, HTWG Konstanz
- Technologie und Realisierung von Hardwarebeschleunigung in einem Altera Softcore
 C. Siebert, C. Seibt, G. Burmberger, HTWG Konstanz
- Entwicklung einer 8-Kanal-AD-Wandlerkarte mit Datenpufferung und Ethernetanbindung
 D. Benyoucef, S. Mauch, HS Furtwangen
- True, unless disproven, or false, unless verified? Avoiding False Negatives in Functional Verification of Digital Circuits
 P. Johannsen, HS Pforzheim
- Rauschen in Stromspiegelschaltungen
 A. Zwick, B. Vettermann, HS Mannheim
- Multilayer-Lagenaufbauten für die Baugruppen der nächsten Generation
 A. Wiemers, Leiterplatten Akademie GmbH Berlin
 
Download: MPC_Workshopband_44.pdf (8,1 MB)
- Constraint-driven Design - Eine Wegskizze zum analogen Designflow der nächsten Generation
 J. Scheible, Robert Bosch GmbH, Reutlingen
- M16C als Soft-Core-Prozessor
 C. Kielmann, J. Skorka, I. Schoppa, HTWG Konstanz
- PLB-to-WB Bridge - Eine Brücke zwischen proprietärer und Open-Source Hardware
 C. Hättich, F. Kesel, HS Pforzheim
- Entwicklung einer Middleware zwischen Mikroprozessoren und FPGAs
 H. Hennig, SICK AG Waldkirch, I. Schoppa, HTWG Konstanz
- Dynamische partielle Rekonfigurierung eines Xilinx Virtex-5 FPGAs
 M. Scheffler, F. Kesel, HS Pforzheim
- Design for Testability (DFT) Strukturen für ASIC-Design und ihre Emulation auf FPGA
 B. Dusch, HS Offenburg
- Übertragung und Echtzeitverarbeitung eines Datenstroms zwischen Virtex-4 FPGA und Multi-Core PC mit USB
 J. P. Kießling, M. Beuler, FH Gießen Friedberg
- A Compact 12-bit Current-Steering D/A Converter for HDRC® Image Sensors
 T. Zaki, T. Hussein, C. Scherjon, IMS Chips Stuttgart
- An Experimental Test Chip for TDC-based Digital Sensors
 A. Brönner, D. Fuchs, U. Brunsmann, HS Aschaffenburg
- Bewertung von Auswahlalgorithmen für Stromquellen in Current-Steering DAUs im Hinblick auf langreichweitig korrelierte Parameterschwankungen in Mixed-Signal Chips
 M. Schützkowski, HS Darmstadt
- Mikrostrukturierte Energiewandler für energieautonome Sensoren
 D. Hohlfeld, HS Reutlingen, R. Vullers, R. v. Schaijk, IMEC Eindhoven
- MPC-Dienste: ihr Beitrag für die Lehre und Forschung in der Mikroelektronik
 M. Glesner, TU Darmstadt
Download: MPC_Workshopband_43.pdf (8,4 MB)
- Der FlexRay™ Physical-Layer - Aspekte der Spezifikation, Simulation und Implementierung
 J. Minuth, HS Esslingen
- Design eines Quarzoszillators in 0,35 µm CMOS-Technologie
 G. Bratek, J. Giehl, B. Vettermann, HS Mannheim
- Implementation of an IO-Link Interface Library Component for SoC Applications
 D. Paul, T. Deuble, C. Scherjon, B. Hoppe, IMS Chips Stuttgart, HS Darmstadt
- Charakterisierung von Hallplatten für integrierte, intelligente Mikrosysteme und Entwurf einer spannungsund temperaturstabilen Stromquelle in der IMS 0,5 µm GATE-FOREST-Technologie
 T. Schmitz, J. Thielmann, IMS Chips Stuttgart, HS Esslingen
- Aufbau- und Verbindungstechnik für ein mikrotechnisch hergestelltes Bauelement
 D. Kögler, H. Osterwinter, HS Esslingen
- Architektur für die Anbindung eines CMOS-Kameramoduls mit Low-Level-Interface an ein FPGA
 F. Schumacher, R. Sessler, S. Nothacker, T. Greiner, F. Kesel, HS Pforzheim
- Herausforderungen bei der Integration eines Open Source CAN-Controllers in ein SOPC
 C. Seibt, G. Burmberger, HTWG Konstanz
- Untersuchung der Einsatzmöglichkeiten der JTAG-Schnittstelle für programmierbare Logikbausteine
 D. Schneider, HTW Aalen
- Konzeption und Entwicklung eines Delta-Sigma-Wandlers in VHDL
 A. Riske, D. Jansen, T. Volk, HS Offenburg
- Implementierung eines Single Pass Connected Component Labeling Algorithmus zur Detektion von leuchtenden Objekten in Nachtszenen im Automotive Umfeld
 S. Jaeckel, A. Sikora, W. Rülling, DHBW Lörrach, HS Furtwangen
- Hardware-Modell für AES
 S. Lober, A. Siggelkow, HS Ravensburg-Weingarten
Download: MPC_Workshopband_42.pdf (8,5 MB)
- Neues von der DATE 2009
 H. Töpfer, HS Esslingen/Göppingen
- Prototyp eines digitalen EEGs auf Basis eines FPGAs für die Neurofeedbacksignalverarbeitung
 F. M. Klein, HS Aalen
- Open Source-/Freeware IC Design Flow am Beispiel einer DPLL
 M. Menges, A. Schmidt, W. Bonath, FH Gießen-Friedberg
- Der UMC 0.18 Design Flow am Beispiel eines PDA-Prozessor-ICs
 D. Bau, D. Jansen, HS Offenburg
- Entwurf eines High-Speed Multiplexers/Demultiplexers für einen Mischer in 0,35 mm Technologie
 C. Rahnke, J. Giehl, B. Vettermann, HS Mannheim
- Dimensionierung und Entwurfszentrierung analoger Schaltungen mit WiCkeD
 F. Mrugalla, G. Vallant, G. Forster, HS Ulm
- FPGA Implementation of a HOG-based Pedestrian Recognition System
 S. Bauer, U. Brunsmann, S. Schlotterbeck-Macht, HS Aschaffenburg
- Cache-Speicher für den Softprozessor SIRIUS mit DDR-Interface
 F. Zowislok, HS Offenburg
- Vom UML-Modell einer Zustandsmaschine zu deren VHDL und SystemC-Architektur
 M. Holzer, T. Greiner, F. Schumacher, F. Kesel, HS Pforzheim
- Continuous Time Sigma-Delta ADC für High Performance Class-D Verstärker
 C. Münker, HS München
Download: MPC_Workshopband_41.pdf (7,7 MB)
- Structured ASICs für Mixed-Signal Anwendungen
 C. Burwick, C. Scherjon, Institut für Mikroelektronik Stuttgart
- Testchipentwurf eines Sigma-Delta-A/D-Wandlers
 A. Trutin, G. Forster, HS Ulm
- IP-Core zur Ansteuerung eines CCD Sensors
 C. Bayer, HS Pforzheim
- Low-price ARM7 development
 S. Saulig, HS Aalen
- FPGA Implementierung der Linkadaption für ein OFDM-Modem
 A. Utz, HS Heilbronn-Künzelsau
- Realisierung eines FPGA-basierten Echtzeitdifferenzbildsensors für Verkehrsassistenzsysteme
 T. Duttine, K. Doll, HS Aschaffenburg
- Digitales Oszilloskop mit VGA-Anzeige und PS2-Maus-Bedienung auf FPGA
 D. Schlachter, HS Ravensburg-Weingarten
- Grafische Oberfläche für SIRIUS Prozessorkern auf FPGA
 A. Kreker, M. Durrenberger, D. Bau, F. Zowislok, D. Jansen, HS Offenburg
- Verbesserung der Lokalisationsgenauigkeit in selbstorganisierenden Sensornetzwerken durch Ausnutzung des frequenzselektiven Verhaltens der Signalstärke
 M. Rollinger, D. Benyoucef, HS Furtwangen
- Entwicklung und Implementierung eines Algorithmus zur Eliminierung des Leckeffektes bei der Diskreten Fourier-Transformation
 T. Zawischka, HS Reutlingen
Download: MPC_Workshopband_40.pdf (6,4 MB)
- Systemdesign mit SystemC
 F. Kesel, HS Pforzheim
- Ein Signalverarbeitungssystem zur Verbesserung der Kommunikation in Fahrzeugen
 J. Pittermann, S. Stenzel, J. Freudenberger, HS konstanz
- Designstudie für ein Laser-Radar-IC
 G. Vallant, G. Forster, HS ulm
- Von funktionalen Programmen zur Hardwarebeschreibung digitaler Filter
 T. Häberlein, M. Brettschneider, HS Albstadt-Sigmaringen
- Development of an Electro Physiological Front End with SPI-Bus Connection
 D. Bau, HS Offenburg
- Organic/Paper Substrate RFID
 M. Bartel, HS Aalen
- Sicherer Entwurf von Hochfrequenzschaltungen durch Verwendung eines echten statistischen Designkits
 H.-J. Wassener, R&D Atmel RFA
- VLSI-basierte Hardwarearchitekturen für Hodgkin-Huxley-Neuronenmodelle
 M. Beuler, W. Bonath, FH Gießen-Friedberg
Download: MPC_Workshopband_39.pdf (9,8 MB)
- Digitale Signalvorverzerrung mit FPGAs zur Linearisierung von Audioverstärkern
- F. Kiesel, J. Hahn-Dambacher, H.-P. Bürkle, HS Aalen
- Ein rauscharmer Verstäker für Infrarot-Signale
 G. Forster, HS Ulm
- Implementierung eines MP3-Dekoders in VHDL
 F. Miller, HS Heilbronn
- RFID- Frontend ISO 15693
 T. Volk, HS Offenburg
- TTS - Text to Speech / Konkatenierende Synthese
 S. Kursawsky, J. Hahn-Dambacher, M. Bartel, HS Aalen
- Operationssystem für den SIRIUS Softcore Processor
 F. Zowislok, HS Offenburg
- Design eines VGA-Testbildgenerators in VHDL
 J. Arnold, M. Reschke, HS Ravensburg-Weingarten
- Hardware-Software-Codesign in der Radarverarbeitung
 T. Mahr, EADS Defence & Security, ULM, R Gessler, HS Heilbronn
- Single Chip FPGA Implementation of a Massive Parallel Real-Time Correlator Architecture
 C. Jakob, A. Th. Schwarzbacher, R. Peters, B. Hoppe HS Darmstadt, R&D, ALV-Gmbh Langen, School of Electronic and Computer Science Dublin
- FPGA Implementation of a Single Pass Real-Time Blob Analysis Using Run Length Encoding
 J. Trein, A. Th. Schwarzbacher, B. Hoppe, HS Darmstadt
Download: MPC_Workshopband_38.pdf (11,0 MB)
- Chipentwurf für einen 10-Bit-A/D-Umsetzer
 F. Mrugalla, G. Forster, HS Ulm, A. Erni, AIM GmbH Ulm
- Mixed-Signal-ASIC zur präzisen Parallelerfassung von Photodioden-Strömen zum Einsatz in der molekular-medizinischen Analytik und Diagnostik
 J. Thielmann, IMS Chips Stuttgrart, P. Lu, INES Stuttgart,
- Ein DSP-System zur Echtzeitsimulation der Fahrzeugakustik
 J. Freudenberger, J. Apell, HS Konstanz
- Aktuelle Technologien für HF- und High-Speed-Leiterplatten
 A. Wiemers, ILFA GmbH Hannover
- Beyond Hand-Coded VHDL: An Overview on Today’s ‘C-Synthesis’
 Tools and their Application in an FPGA/ASIC Design Flow
 F. Mayer, Fraunhofer IIS Erlangen
- A new platform of an electronic pill with bidirectional communication system for miniaturized and low power biomedical applications
 N. Fawaz, D. Jansen, HS Offenburg
- Electromagnetic-Mechanical Simulations of Geometrical Features for Developing Design Limits of MEMS Sensors for System on Chip (SoC) Applications
 S. K. Oruganti, Amravati Uni, India, T. Schumann, HS Darmstadt
- The specification and design of a ZigBee-capable node
 U. Bihr, O. S. Gin, J. Hahn-Dambacher, M. Bartel, HS Aalen
- Microelectronic Technologies for Future Wideband Communication Systems
 W. Templ, Alcatel-Lucent
- Bericht von der DATE 2007 in Nizza
 H. Töpfer, HS Göppingen
Download:  MPC_Workshopband_37.pdf (7,9 MB)
  
Download:  MPC_Workshopband_36.pdf (10,0 MB)
  
Download: MPC_Workshopband_35.pdf (14,1 MB)
Download:  MPC_Workshopband_34.pdf (7,1 MB)
  
Download:  MPC_Workshopband_33.pdf (6,7 MB)
  
Download:  MPC_Workshopband_32.pdf (7,2 MB)
  
Download:  MPC_Workshopband_31.pdf (6,0 MB)
  
Download:  MPC_Workshopband_30.pdf (7,0 MB)
  
Download:  MPC_Workshopband_29.pdf (9,7 MB)
  
Download:  MPC_Workshopband_28.pdf (14,2 MB)
  
Download:  MPC_Workshopband_27.pdf (9,3 MB)
  
Download:  MPC_Workshopband_26.pdf (5,0 MB)
  
Download:  MPC_Workshopband_25.pdf (6,3 MB)
  
Download:  MPC_Workshopband_24.pdf (5,1 MB)
  
Download:  MPC_Workshopband_23.pdf (6,2 MB)
  
Download:  MPC_Workshopband_22.pdf (8,0 MB)
  
Download:  MPC_Workshopband_21.pdf (5,2 MB)
  
Download:  MPC_Workshopband_20.pdf (3,5 MB)
  
Download:  MPC_Workshopband_19.pdf (6,2 MB)
  
Download:  MPC_Workshopband_18.pdf (7,8 MB)
  
Download:  MPC_Workshopband_17.pdf (5,7 MB)
  
Download:  MPC_Workshopband_16.pdf (4,4 MB)
  
Download:  MPC_Workshopband_15.pdf (6,3 MB)
  
Download: MPC_Workshopband_14.pdf (4,8 MB)
Download:  MPC_Workshopband_13.pdf (6,0 MB)
  
Download:  MPC_Workshopband_12.pdf (6,1 MB)
  
Download:  MPC_Workshopband_ll.pdf (4,3 MB)
  
Download:  MPC_Workshopband_10.pdf (4,7 MB)
  
Download: MPC_Workshopband_09.pdf (5,6 MB)
Download: MPC_Workshopband_08.pdf (8,9 MB)
  
Download: MPC_Workshopband_07.pdf (5,8 MB)
  
Download: MPC_Workshopband_06.pdf (5,8 MB)
  
Download: MPC_Workshopband_05.pdf (8,0 MB)
  
Download: MPC_Workshopband_04.pdf (3,4 MB)
  
Download: MPC_Workshopband_03.pdf (5,8 MB)
  
Download: MPC_Workshopband_02.pdf (4,0 MB)
  
Download:MPC_Workshopband_01.pdf (4,6 MB)
  






















